كلما زادت طلبات التقديم التي ترسلينها، زادت فرصك في الحصول على وظيفة!

إليك لمحة عن معدل نشاط الباحثات عن عمل خلال الشهر الماضي:

عدد الفرص التي تم تصفحها

عدد الطلبات التي تم تقديمها

استمري في التصفح والتقديم لزيادة فرصك في الحصول على وظيفة!

هل تبحثين عن جهات توظيف لها سجل مثبت في دعم وتمكين النساء؟

اضغطي هنا لاكتشاف الفرص المتاحة الآن!
نُقدّر رأيكِ

ندعوكِ للمشاركة في استطلاع مصمّم لمساعدة الباحثين على فهم أفضل الطرق لربط الباحثات عن عمل بالوظائف التي يبحثن عنها.

هل ترغبين في المشاركة؟

في حال تم اختياركِ، سنتواصل معكِ عبر البريد الإلكتروني لتزويدكِ بالتفاصيل والتعليمات الخاصة بالمشاركة.

ستحصلين على مبلغ 7 دولارات مقابل إجابتك على الاستطلاع.


تم إلغاء حظر المستخدم بنجاح
https://bayt.page.link/v1TUmrkCw1dqRip19
العودة إلى نتائج البحث‎

مهندس أنظمة مدمجة (FPGA / DSP)

اليوم 2026/06/06

تمت الترجمة إلى العربية بواسطة Bayt AI. اضغط هنا لعرض النص الأصلي.

$6,000 - $7,000
الوظائف المتاحة عدد 2
دوام كامل · متوسط الخبرة · 3+ سنوات من الخبرة
10-49 موظف

حمّل تطبيق بيت.كوم

حمّل تطبيق بيت.كوم لإدارة مراسلاتك الفورية مع خبير التوظيف
حمّل التطبيق
أنشئ تنبيهًا وظيفيًا لوظائف مشابهة
تم إيقاف هذا التنبيه الوظيفي. لن تصلك إشعارات لهذا البحث بعد الآن.

الوصف الوظيفي

حول الدور

يجلس هذا الدور عند تقاطع معالج إشارة الرادار AiWACS وكتلة الحوسبة PAiREGRINE على متن الطائرة. سيتم تطوير خط معالجة مسبق منخفض زمن الاستجابة يعتمد على FPGA والذي يدمج بيانات الرادار، EO/IR، الحرارية، وRF للاستدلال في الوقت الحقيقي على الطائرة بدون طيار.


المسؤوليات الرئيسية

• تطوير البرنامج الثابت FPGA (VHDL/Verilog) لمعالجة إشارة الرادار في الوقت الحقيقي (ضغط النبض، تشكيل الحزمة، كشف CFAR)

• بناء خطوط بيانات ذات زمن استجابة منخفض من مدخلات المستشعرات (ADC، الكاميرا، جهاز استقبال RF) عبر FPGA إلى وحدات الحوسبة ARM/Jetson

• تنفيذ اتصالات بيانات مشفرة AES-256 في الوقت الحقيقي (FHSS، تكامل راديو MANET/MIMO)

• تطوير وتحسين البرنامج الثابت المدمج C/C++ لجهاز الكمبيوتر الطائر ومعالج المهمة

• التكامل مع مجموعة الاستقلالية المعتمدة على ROS لدمج مستشعرات UAV وتنفيذ المهمة

• دعم اختبار الأجهزة في الحلقة (HIL) وتوصيف جهاز استقبال الرادار


المؤهلات المطلوبة

• بكاليوس/ماجستير في الهندسة الكهربائية، الأنظمة المدمجة، أو هندسة الكمبيوتر

• 3+ سنوات من تصميم FPGA (Xilinx Zynq/Ultrascale، Intel Arria/Stratix)

• إتقان VHDL أو Verilog؛ خبرة مع أدوات Vivado/Quartus

• C/C++ المدمجة على المعدن العاري أو RTOS (FreeRTOS، VxWorks، أو ما شابه)

• إلمام بالواجهات عالية السرعة: PCIe، Ethernet، JESD204B، LVDS

لقد تمت ترجمة هذا الإعلان الوظيفي بواسطة الذكاء الاصطناعي وقد يحتوي على بعض الاختلافات أو الأخطاء البسيطة.

المرشح المفضل

عدد سنوات الخبرة
3+ سنوات
المستوى المهني
متوسط الخبرة

لقد تجاوزت الحد الأقصى المسموح به للتنبيهات الوظيفية (15). يرجى حذف أحد التنبيهات الحالية لإضافة تنبيه جديد.
تم إنشاء تنبيه وظيفي لهذا البحث. ستصلك إشعارات فور الإعلان عن وظائف جديدة مطابقة.
هل أنت متأكد أنك تريد سحب طلب التقديم إلى هذه الوظيفة؟

لن يتم النظر في طلبك لهذة الوظيفة، وسيتم إزالته من البريد الوارد الخاص بصاحب العمل.